#### **Temas**

- •Pin Connect Block GPIO
- •Registros del Pin connect Block
- Características eléctricas de los pines de E/S
- •Registros del GPIO
- •Ubicación en memoria de los registros GPIO
- •Archivo LPC17xx.h Explicación
- •Ejemplo prender y apagar un led
- Actividad práctica

#### •Pin Connect Block - GPIO

El primer bloque es el Pin Connect Block, este permite conectar la mayoría de los pines del procesador para tener más de una función. Permite conectar los pines con salida al exterior del procesador con los diferentes periféricos.



Por cada pin tenemos 4 funciones posibles por lo tanto para seleccionar alguna de las funciones disponibles necesitamos 2 bits.

Luego necesitamos 2 bits por pin, por lo tanto para seleccionar las funciones posibles del puerto cero (PO), de 32 bits necesitamos 2 registros de 32 bits.

Como ejemplo, el registro PINSELO(**0x4002 C000**) controla las funciones de los 16 pines menos significativos del puerto cero (0-15). Por su parte el registro PINSEL1 (**0x4002 C004**) controla la función de los 16 pines más significativos del puerto cero. Esto puede verse más claro en el manual de usuario UM10360



Siguiendo esta lógica, el registro PINSEL2 y PINSEL3 se encargarán de seleccionar los periféricos a los que se conectarán los pines del Puerto 1

Nuestro procesador tiene sus pines de salida organizados en Puertos de 32 pines cada uno. Hay que tener en cuenta que no siempre podemos utilizarlos a todos, esto es similar a PIC en el sentido de que algunos puertos no tenían disponibles todos los pines del puerto, según el encapsulado.

A continuación se muestran las funciones de los pines 0-15 del puerto GPIO 0 para las diferentes combinaciones de valores para el registro PINSEL 0 y el valor del registro después de un reset

| PINSEL0 | Pin<br>name         | Function when 00 | Function when 01 | Function<br>when 10 | Function<br>when 11 | Reset<br>value |
|---------|---------------------|------------------|------------------|---------------------|---------------------|----------------|
| 1:0     | P0.0                | GPIO Port 0.0    | RD1              | TXD3                | SDA1                | 00             |
| 3:2     | P0.1                | GPIO Port 0.1    | TD1              | RXD3                | SCL1                | 00             |
| 5:4     | P0.2                | GPIO Port 0.2    | TXD0             | AD0.7               | Reserved            | 00             |
| 7:6     | P0.3                | GPIO Port 0.3    | RXD0             | AD0.6               | Reserved            | 00             |
| 9:8     | P0.4[1]             | GPIO Port 0.4    | I2SRX_CLK        | RD2                 | CAP2.0              | 00             |
| 11:10   | P0.5 <sup>[1]</sup> | GPIO Port 0.5    | I2SRX_WS         | TD2                 | CAP2.1              | 00             |
| 13:12   | P0.6                | GPIO Port 0.6    | I2SRX_SDA        | SSEL1               | MAT2.0              | 00             |
| 15:14   | P0.7                | GPIO Port 0.7    | I2STX_CLK        | SCK1                | MAT2.1              | 00             |
| 17:16   | P0.8                | GPIO Port 0.8    | I2STX_WS         | MISO1               | MAT2.2              | 00             |
| 19:18   | P0.9                | GPIO Port 0.9    | I2STX_SDA        | MOSI1               | MAT2.3              | 00             |
| 21:20   | P0.10               | GPIO Port 0.10   | TXD2             | SDA2                | MAT3.0              | 00             |
| 23:22   | P0.11               | GPIO Port 0.11   | RXD2             | SCL2                | MAT3.1              | 00             |
| 29:24   | -                   | Reserved         | Reserved         | Reserved            | Reserved            | 0              |
| 31:30   | P0.15               | GPIO Port 0.15   | TXD1             | SCK0                | SCK                 | 00             |

Dentro del Pin Connect Block tenemos los registros PIN MODE los cuales nos permiten configurar las resistencias de pull up/pull down. Tenemos cuatro posibles conexiones, por lo tanto estamos en el mismo caso que con los registros PINSEL, necesitamos 2 registros de PINMODE por cada puerto GPIO



Las 4 opciones posibles son Pull Up, Repeater mode, ninguno, Pull Down



**Pull Down** 

Pull Up

En modo Repeater conecta la resistencia de pull Up cuando la salida lógica está en estado alto y conecta la de pull down cuando está en estado lógico bajo

Contamos con los registros PINMODE\_OD que controlan si el pin funcionará en modo OPEN DRAIN. Necesitamos solo un bit para configurar esta opción.



Luego de un reset tenemos PINSEL =0 (configurado como GPIO), PINMODE=0 (Pull Up), PINMODE\_OD=0 (salida en modo normal, no open drain) por esto es que no lo tuvimos en cuenta en el primer código, sin embargo en un examen se agrega la configuración incluso aunque esté por defecto después de un reset, o bien se agregan los comentarios en el código que den cuenta de que se está teniendo en cuenta aún lo que no está explícito

Los aspectos principales que debemos tener en cuenta a la hora de comenzar a conectar nuestra placa con otro harware son las características eléctricas de la misma, las características eléctricas de los pines de la misma.

- •Salida
  - Tensión en estado alto/bajo
  - •Corriente que puede entregar o recibir en estado alto/bajo
- •Entrada
  - •Tensiones que puede tolerar 3.3, 5.5

Para encontrar esta información debemos remitirnos a la Hoja de datos del procesador.

# Características eléctricas

| Symbol          | Parameter                    | Conditions                                     | Min                           | Тур[1] | Max                     | Unit |
|-----------------|------------------------------|------------------------------------------------|-------------------------------|--------|-------------------------|------|
| V <sub>OH</sub> | HIGH-level output voltage    | I <sub>OH</sub> = -4 mA                        | V <sub>DD(3V3)</sub> –<br>0.4 | -      | -                       | V    |
| V <sub>OL</sub> | LOW-level output voltage     | I <sub>OL</sub> = 4 mA                         | -                             | -      | 0.4                     | ٧    |
| Гон             | HIGH-level output<br>current | V <sub>OH</sub> = V <sub>DD(3V3)</sub> – 0.4 V | -4                            | -      | -                       | mΑ   |
| l <sub>OL</sub> | LOW-level output<br>current  | V <sub>OL</sub> = 0.4 V                        | 4                             | -      | -                       | mΑ   |
| V <sub>IH</sub> | HIGH-level input voltage     |                                                | 0.7V <sub>DD(3V3)</sub>       | -      | -                       | V    |
| V <sub>IL</sub> | LOW-level input voltage      |                                                | -                             | -      | 0.3V <sub>DD(3V3)</sub> | ٧    |

#### Características eléctricas



#### Características eléctricas



Nos introducimos ahora al manejo de los registros asociados al módulo GPIO

**FIODIR FIOMASK FIOPIN FIOSET FIOCLR** 

FIO es por Fast Input Output (Entrada Salida rápida)

Nos introducimos ahora al manejo de los registros asociados al módulo GPIO

**FIODIR** 

Contamos con FIO0DIR-FIO4DIR, Se encarga de controlar la dirección de los pines del puerto, el bit menos significativo del registro FIO0DIR configura la dirección del pin menos significativo del puerto

El Bit 1 del FIOODIR, configura el P0.1 (pin 1 del puerto cero GPIO 0)

Un '0' configura el pin como entrada

Un '1' configura el pin como salida

Nos introducimos ahora al manejo de los registros asociados al módulo GPIO

FIOMASK

Los registros FIOxMASK Se encargan de generar una máscara en los pines del puerto de modo que si el bit del registro FIOMASK está en '0' el pin del puerto puede controlarse desde los registros FIOPIN, FIOSET, FIOCLR, si está en '1' no es afectado por la escritura de los registros ya mencionados.

Nos introducimos ahora al manejo de los registros asociados al módulo GPIO

Los registros FIOOPIN-FIO4PIN Contienen el estado del pin. Si escribimos (Salida) un '0' el pin se pone en estado bajo, si leemos (entrada) un '0' el pin está en estado bajo

Si escribimos (salida) un '1' el pin se pone en estado alto Si leemos (entrada) un '1' el pin está en estado alto

FIOPIN

Nos introducimos ahora al manejo de los registros asociados al módulo GPIO

Los registros FIOOSET-FIO4SET se encargan de poner en estado de '1' los pines cuyos correspondientes bits del registro FIOxSET se pusieron en '1'.

Si colocamos un '1' en el bit menos significativo del registro FIOOSET, se pone en '1' el pin PO.0 (pin cero del GPIO 0)

Escribir ceros en el registro FIOxSET no afecta el estado de los pines de puerto

**FIOSET** 

Nos introducimos ahora al manejo de los registros asociados al módulo GPIO

Los registros FIOOCLR-FIO4CLR se encargan de poner en estado de '0' los pines cuyos correspondientes bits del registro FIOxCLR se pusieron en '1'.

Si colocamos un '1' en el bit menos significativo del registro FIOOCLR, se pone en '0' el pin PO.0 (pin cero del GPIO 0)

Escribir ceros en el registro FIOxCLR no afecta el estado de los pines de puerto

FIOxSET/FIOOCLR permiten setear y resetear pines de forma simple y rápida, por otro lado FIOxPIN permite cargar todo un valor deseado de 32 bits en el puerto.



Falta mencionar los registros asociados a las interrupciones de GPIO. Estos permiten generar interrupciones a partir de flancos en los pines conectados al módulo GPIO. No es el objetivo mencionarlos aquí, más que para saber que están disponibles.

## •Ubicación en memoria de los registros GPIO



# •Ubicación en memoria de los registros GPIO

| PORTn Register<br>Name & Address                                                                                                                        | GPIO0                                     |                | 0,2000 0000                                              |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------|----------------|----------------------------------------------------------|--|
| FIO0DIR - 0x2009 C000<br>FIO1DIR - 0x2009 C020<br>FIO2DIR - 0x2009 C040<br>FIO3DIR - 0x2009 C060                                                        | FIOODIR<br>RESERVED                       | desde<br>hasta | 0x2009 C000<br>0x2009 C004<br>0x2009 C00F                |  |
| FIO4DIR - 0x2009 C080<br>FIO0MASK - 0x2009 C010<br>FIO1MASK - 0x2009 C030<br>FIO2MASK - 0x2009 C050<br>FIO3MASK - 0x2009 C070<br>FIO4MASK - 0x2009 C090 | FIOOMASK<br>FIOOPIN<br>FIOOSET<br>FIOOCLR |                | 0x2009 C010<br>0x2009 C014<br>0x2009 C018<br>0x2009 C01C |  |
| FIO0PIN - 0x2009 C014<br>FIO1PIN - 0x2009 C034<br>FIO2PIN - 0x2009 C054<br>FIO3PIN - 0x2009 C074<br>FIO4PIN - 0x2009 C094                               | GPIO1                                     |                |                                                          |  |
| FIO0SET - 0x2009 C018<br>FIO1SET - 0x2009 C038<br>FIO2SET - 0x2009 C058<br>FIO3SET - 0x2009 C078<br>FIO4SET - 0x2009 C098                               | FIO1DIR<br>RESERVED<br>FIO1MASK           | desde<br>hasta | 0x2009 C020<br>0x2009 C024<br>0x2009 C02F<br>0x2009 C030 |  |
| FIO0CLR - 0x2009 C01C<br>FIO1CLR - 0x2009 C03C<br>FIO2CLR - 0x2009 C05C<br>FIO3CLR - 0x2009 C07C<br>FIO4CLR - 0x2009 C09C                               | FIO1PIN<br>FIO1SET<br>FIO1CLR             |                | 0x2009 C034<br>0x2009 C038<br>0x2009 C03C                |  |

Entre todos los archivos que nos proporciona el fabricante tenemos el archivo LPC17xx.h el cual no da definiciones de estructuras.

✓
✓
CMSISv2p00\_LPC17xx

→
Image: Archives

→
Includes

→
Image: Archives

→
Image: Includes

Image: Includes
Image: Includes

<td

Consideraremos la instrucción que utilizamos en nuestro código para poner en alto el pin 22 del puerto cero (P0.22)

Recordemos LED2=22

LPC\_GPIO0 es un puntero que apunta a la base de una estructura de datos de tipo "LPC GPIO" (0x2009C000), que se puede ver en la siguiente filmina

```
185 /*---- General Purpose Input/Output (GPIO)
                                                            union {
1860 typedef struct
                                                      215⊜
187 {
                                                      216
                                                               IO uint32 t FIOPIN;
188⊖ union {
                                                      217⊝
                                                               struct {
189
        IO uint32 t FIODIR;
                                                      218
                                                                 IO uint16 t FIOPINL;
190⊖
        struct {
                                                                 IO uint16 t FIOPINH;
                                                      219
         IO uint16 t FIODIRL;
191
                                                      220
                                                               };
          IO uint16 t FIODIRH;
192
                                                      221⊖
                                                              struct {
193
        };
                                                      222
                                                                 IO uint8 t FIOPIN0;
194⊖
       struct {
                                                      223
                                                                  IO uint8 t FIOPIN1;
195
          IO uint8 t FIODIR0;
          IO uint8 t FIODIR1;
                                                      224
                                                                  IO uint8 t FIOPIN2;
196
197
          IO uint8 t FIODIR2;
                                                      225
                                                                   IO uint8 t FIOPIN3;
198
           IO uint8 t FIODIR3;
                                                      226
                                                              };
199
        };
                                                      227
                                                             };
200
                                                      228⊖
                                                            union {
201
      uint32 t RESERVED0[3];
                                                      229
                                                               IO uint32 t FIOSET;
202⊖
      union {
                                                      230⊖
                                                              struct {
203
        IO uint32 t FIOMASK;
                                                      231
                                                                 IO uint16 t FIOSETL;
204⊖
        struct {
                                                      232
                                                                  IO uint16 t FIOSETH;
205
         IO uint16 t FIOMASKL;
206
          IO uint16 t FIOMASKH;
                                                      233
                                                               };
207
        };
                                                      234⊕
                                                               struct {
208⊖
        struct {
                                                      235
                                                                  IO uint8 t FIOSET0;
          __IO uint8_t FIOMASK0;
209
                                                      236
                                                                  IO uint8 t FIOSET1;
          __IO uint8_t FIOMASK1;
210
                                                                 IO uint8 t FIOSET2;
                                                      237
211
           IO uint8 t FIOMASK2;
                                                                 IO uint8 t FIOSET3;
                                                      238
212
           IO uint8 t FIOMASK3;
                                                      239
                                                               };
        };
213
                                                      240
                                                             };
214
```

```
La estructura podría armarse
241⊜
        union {
                                          simplemente de la siguiente forma
242
                uint32 t FIOCLR;
243⊜
          struct {
                                          typedef struct
                   uint16 t FIOCLRL;
244
                   uint16 t FIOCLRH;
245
                                              IO uint32 t FIODIR;
246
          };
                                           uint32 t RESERVED0[3];
247⊜
          struct {
                                              IO uint32 t FIOMASK;
248
                   uint8 t
                              FIOCLR0;
                                              IO uint32 t FIOPIN;
                   uint8 t
249
                              FIOCLR1;
                                              IO uint32 t FIOSET;
250
                   uint8 t FIOCLR2;
                                            O uint32 t FIOCLR;
251
                   uint8 t FIOCLR3;
                                          } LPC GPIO TypeDef;
252
                                          Sin embargo la estructura unión nos da
253
                                          la ventaja de acceder a partes de los
     } LPC GPIO TypeDef;
254
                                          registros como 2 registros de 16bits o 4
```

bytes.

Mediante el operador "->" accede al elemento FIOSET de la estructura LPC\_GPIO y le carga el valor (1<<LED2)

De igual manera con el mismo operador podemos acceder a diferentes elementos de la misma estructura. Como pudimos ver, la estructura contiene todos los registros del Puerto 0.

Para operar sobre el puerto 1 utilizamos "LPC\_GPIO1" que es un puntero a una estructura del mismo tipo (LPC\_GPIO), pero este puntero apunta a otra dirección, la dirección a la que apunta LPC\_GPIO1 es la misma que LPC\_GPIO0 pero desplazada 0x00020 lugares de memoria, justamente para saltar a la dirección de memoria correspondiente a la estructura del puerto 1

Actividad práctica

Escribir un código que encienda y apague un led en función del estado lógico de un pin de la placa LPCXpresso.

- •Si un pin está en estado alto el led parpadeará
- •Si el led está en estado bajo el led no parpaderá

Remítase a la documentación de la placa

LPCXpressoLPC1769revB

Actividad práctica

#### Nota:

Se deberá tener en cuenta:

- •El pin de entrada no puede estar al aire (sin referencia de tensión)
- •El pin de entrada no deberá estar configurado como drenador abierto (open drain)

Todo lo que se deje configurado por defecto, dado que es el estado después de un reset, se configura nuevamente o se hace un comentario para dejar explicito que se está teniendo en cuenta ese punto.

#### Actividad práctica

